位置:编程技术网 > 区块链 > 正文 >

Intel揭秘7nm GPU芯片:全新Xe架构 整合HBM显存

2019年11月21日 12:33来源:未知手机版

尚家暖通,金凤凰高手论坛,隆阳二手房网

首页资讯视频直播财经娱乐体育时尚汽车房产科技读书游戏文化历史军事旅游佛教更多国学数码健康家居彩票公益酒业科技 数码 正文Intel揭秘7nm GPU芯片:全新Xe架构 整合HBM显存

2019年11月20日 23:54:25
来源:驱动之家

在SC 19超算大会上,Intel正式宣布了他们为高性能计算打造的Xe架构GPU——Ponte Vecchio(维琪奥桥),同时它也会首发Intel的7nm工艺,2021年会用于Intel花了50亿美元给美国国防部建造的Aurora极光超算上。

Xe GPU架构是一个非常灵活、扩展性极强的统一架构,并针对性地划分成多个微架构,从而可用于几乎所有计算、图形领域,包括百亿亿次高性能计算、深度学习与训练、云服务、多媒体编辑、工作站、游戏、轻薄笔记本、便携设备等等。

具体到HPC用的Xe架构上,它的EU单元可以大幅扩充到1000个,而且每个单元都是全新设计的,FP64双精度浮点计算能力是现在的40倍。

Xe HPC架构中,EU单元对外通过XEMF(Xe Memory Fabric)总线连接HBM高带宽显存,同时集成大容量的一致性缓存“Rambo”,CPU和GPU均可访问,并借此将多个GPU连接在一起,提供极致的显存带宽和FP64浮点性能,且支持显存/缓存ECC纠错、至强级RAS。

封装方面,EMIB用于连接GPU与HBM,Foveros则用于互连Rambo缓存,由多个GPU在同一中介层上共享。二者都会大大提升带宽效率和密度。

在发布会现场,Intel的PPT中没能清楚地展示出Ponte Vecchio GPU的内部构造,今天Intel首席架构师、主管高性能GPU项目的副总裁Raja Koduri放出了Ponte Vecchio芯片的内部结构图,可以看到左右两侧各有8组Xe计算核心,目前只知道是7nm工艺制造的,里面的具体信息还缺公布。

在Xe计算核心之外,四周还有Rambo Cache缓存及HBM显存,辅以Intel为百亿亿次计算开发的CXL总线、XEMF总线,还有EMIB、Foveros封装等技术,Ponte Vecchio GPU的技术含量实在是高。

本文地址:http://www.reviewcode.cn/qukuailian/96388.html 转载请注明出处!

今日热点资讯